久久久国产精品视频袁燕,99re久久精品国产,亚洲欧美日韩国产综合v,天天躁夜夜躁狠狠久久,激情五月婷婷激情五月婷婷

  • 回復(fù)
  • 收藏
  • 點贊
  • 分享
  • 發(fā)新帖

上拉電阻R有什么作用,

當(dāng)PCI-7230告警的時候為什么要在產(chǎn)品端串上一個4.7K的上拉電阻,還有在IIC的SDA與SCL上也加有電阻,
全部回復(fù)(17)
正序查看
倒序查看
kiko
LV.5
2
2014-08-11 11:13

上下拉電阻:

 1、當(dāng)TTL電路驅(qū)動COMS電路時,如果TTL電路輸出的高電平低于COMS電路的最低高電平(一般為3.5V),這時就需要在TTL的輸出端接上拉電阻,以提高輸出高電平的值。

 2、OC門電路必須加上拉電阻,以提高輸出的搞電平值。

 3、為加大輸出引腳的驅(qū)動能力,有的單片機管腳上也常使用上拉電阻。

 4、在COMS芯片上,為了防止靜電造成損壞,不用的管腳不能懸空,一般接上拉電阻產(chǎn)生降低輸入阻抗,提供泄荷通路。

 5、芯片的管腳加上拉電阻來提高輸出電平,從而提高芯片輸入信號的噪聲容限增強抗干擾能力。

 6、提高總線的抗電磁干擾能力。管腳懸空就比較容易接受外界的電磁干擾。

 7、長線傳輸中電阻不匹配容易引起反射波干擾,加上下拉電阻是電阻匹配,有效的抑制反射波干擾。

 上拉電阻阻值的選擇原則包括: 

 1、從節(jié)約功耗及芯片的灌電流能力考慮應(yīng)當(dāng)足夠大;電阻大,電流小。

 2、從確保足夠的驅(qū)動電流考慮應(yīng)當(dāng)足夠?。浑娮栊?,電流大。

 3、對于高速電路,過大的上拉電阻可能邊沿變平緩。

 綜合考慮以上三點,通常在1k到10k之間選取。對下拉電阻也有類似道理

0
回復(fù)
k_menlow
LV.5
3
2014-10-10 11:24
只是其在電路中的作用是將電位上拉,故稱上拉電阻。使高電平更穩(wěn)定。
0
回復(fù)
zrk787
LV.8
4
2014-10-10 11:47
@kiko
上下拉電阻: 1、當(dāng)TTL電路驅(qū)動COMS電路時,如果TTL電路輸出的高電平低于COMS電路的最低高電平(一般為3.5V),這時就需要在TTL的輸出端接上拉電阻,以提高輸出高電平的值。 2、OC門電路必須加上拉電阻,以提高輸出的搞電平值。 3、為加大輸出引腳的驅(qū)動能力,有的單片機管腳上也常使用上拉電阻。 4、在COMS芯片上,為了防止靜電造成損壞,不用的管腳不能懸空,一般接上拉電阻產(chǎn)生降低輸入阻抗,提供泄荷通路。 5、芯片的管腳加上拉電阻來提高輸出電平,從而提高芯片輸入信號的噪聲容限增強抗干擾能力。 6、提高總線的抗電磁干擾能力。管腳懸空就比較容易接受外界的電磁干擾。 7、長線傳輸中電阻不匹配容易引起反射波干擾,加上下拉電阻是電阻匹配,有效的抑制反射波干擾。 上拉電阻阻值的選擇原則包括:  1、從節(jié)約功耗及芯片的灌電流能力考慮應(yīng)當(dāng)足夠大;電阻大,電流小。 2、從確保足夠的驅(qū)動電流考慮應(yīng)當(dāng)足夠??;電阻小,電流大。 3、對于高速電路,過大的上拉電阻可能邊沿變平緩。 綜合考慮以上三點,通常在1k到10k之間選取。對下拉電阻也有類似道理
謝謝kiko回答
0
回復(fù)
2014-10-10 13:08
從節(jié)約功耗及芯片的灌電流能力考慮應(yīng)當(dāng)足夠大;電阻大,電流小。
0
回復(fù)
kiko
LV.5
6
2014-10-10 13:19
@陌路絕途
從節(jié)約功耗及芯片的灌電流能力考慮應(yīng)當(dāng)足夠大;電阻大,電流小。
電阻大電流小不能直觀的看到是否節(jié)約功耗;P=I*I*R;從這個角度去說更好:P=U*U/R ;R越大,P就越小了;
0
回復(fù)
qiuxd
LV.4
7
2014-10-10 16:24
7230告警?請問是哪里觀察到的,請指導(dǎo)一下,以免以后使用的時候出現(xiàn)告警還繼續(xù)使用,造成進一步損害
0
回復(fù)
wangbill
LV.3
8
2014-11-06 13:42
@kiko
上下拉電阻: 1、當(dāng)TTL電路驅(qū)動COMS電路時,如果TTL電路輸出的高電平低于COMS電路的最低高電平(一般為3.5V),這時就需要在TTL的輸出端接上拉電阻,以提高輸出高電平的值。 2、OC門電路必須加上拉電阻,以提高輸出的搞電平值。 3、為加大輸出引腳的驅(qū)動能力,有的單片機管腳上也常使用上拉電阻。 4、在COMS芯片上,為了防止靜電造成損壞,不用的管腳不能懸空,一般接上拉電阻產(chǎn)生降低輸入阻抗,提供泄荷通路。 5、芯片的管腳加上拉電阻來提高輸出電平,從而提高芯片輸入信號的噪聲容限增強抗干擾能力。 6、提高總線的抗電磁干擾能力。管腳懸空就比較容易接受外界的電磁干擾。 7、長線傳輸中電阻不匹配容易引起反射波干擾,加上下拉電阻是電阻匹配,有效的抑制反射波干擾。 上拉電阻阻值的選擇原則包括:  1、從節(jié)約功耗及芯片的灌電流能力考慮應(yīng)當(dāng)足夠大;電阻大,電流小。 2、從確保足夠的驅(qū)動電流考慮應(yīng)當(dāng)足夠?。浑娮栊?,電流大。 3、對于高速電路,過大的上拉電阻可能邊沿變平緩。 綜合考慮以上三點,通常在1k到10k之間選取。對下拉電阻也有類似道理
0
回復(fù)
xh_123
LV.3
9
2014-12-09 16:35
I2c上加上拉是必須的。這個是協(xié)議規(guī)定的。默認(rèn)是高。
0
回復(fù)
l4981
LV.4
10
2014-12-09 19:22

可以提供一個高電平啊!

0
回復(fù)
peaksun
LV.2
11
2015-01-04 09:09
@l4981
可以提供一個高電平啊!
電阻同時起限流作用,下拉同理.
0
回復(fù)
woniushi
LV.4
12
2015-01-05 16:17
@peaksun
電阻同時起限流作用,下拉同理.
I2C 端口SDA、SCL與電源間加電阻是為了防止干擾吧!
0
回復(fù)
wangshi
LV.2
13
2015-01-07 20:08
@woniushi
I2C端口SDA、SCL與電源間加電阻是為了防止干擾吧!

上拉電阻一般是為了轉(zhuǎn)換電平而去設(shè)計的!

或者OC門輸出!

0
回復(fù)
k_menlow
LV.5
14
2015-01-07 21:33
I2C上拉電阻是為了使其在無控制信號時為高電位。
0
回復(fù)
wengnaibing
LV.9
15
2015-01-08 01:03
上拉電阻主要是增加管腳的驅(qū)動能力,從而使高電平輸出更加的穩(wěn)定性。
0
回復(fù)
liketo188
LV.3
16
2015-01-11 17:54
沒有上拉電阻就會出現(xiàn)懸空狀態(tài),沒有電平了
0
回復(fù)
qboppp23
LV.4
17
2015-01-12 18:41
@liketo188
沒有上拉電阻就會出現(xiàn)懸空狀態(tài),沒有電平了
不是沒有上拉就會懸空了,是I2C協(xié)議起始狀態(tài)要高電平
0
回復(fù)
power_hh
LV.5
18
2015-01-13 00:45
增強驅(qū)動。默認(rèn)模式等等
0
回復(fù)
發(fā)