久久久国产精品视频袁燕,99re久久精品国产,亚洲欧美日韩国产综合v,天天躁夜夜躁狠狠久久,激情五月婷婷激情五月婷婷

  • 回復(fù)
  • 收藏
  • 點(diǎn)贊
  • 分享
  • 發(fā)新帖

SIMETRIX軟件做IC建模時(shí),如何設(shè)置可調(diào)死區(qū)

在做LM5039芯片的建模,遇到一個(gè)死區(qū)設(shè)置的問題,求教各位達(dá)人!

如下圖所示,HO和LO驅(qū)動(dòng)可以正常獲取,但在獲取SR1和SR2波形時(shí),需要設(shè)置死區(qū)T1和T2。

該芯片外圍有DLY引腳外接電阻Rs來設(shè)置死區(qū),且有T1=(0.003*Rs+4.6)nS; T2=(0.0007*Rs+10.01)ns

 

Dead time

 

比如外接電阻23.7k時(shí),T1=0.003*23.7k+4.6=75.7nS; 

目前想到的方式是先轉(zhuǎn)換為電壓(如下圖),后面的處理暫時(shí)還無頭緒,請各位達(dá)人支支招,先謝謝了。

不一定按我現(xiàn)在的處理方式,其他可行的辦法也可提出來討論。

2016-04-06_230646

 

 

 

 

 

 

 

全部回復(fù)(1)
正序查看
倒序查看
2016-04-12 09:39

目前可將死區(qū)T2做出來,仿真波形中,紅色為原邊驅(qū)動(dòng)HO,綠色為HO+T2的波形。

如何做死區(qū)T1,各位是否有方法?

 

另,看到SIMetrix中有verilog-a模塊,是否可以添加自建的verilog-a器件?

 

 

 

 

0
回復(fù)
發(fā)