DC 3~60V ,限制輸出在3~25v之內,如何設計電路,謝謝了?。?!
DC 3~60V ,限制輸出在3~25v之內,就是大于25V的輸入限制輸出到25v左右,如何設計電路,謝謝了!?。∮煤唵蔚姆€(wěn)壓二極管發(fā)熱太大了吧,有沒有別的方法 ,謝謝了
全部回復(16)
正序查看
倒序查看
@malishushu
本人小白一個,能幫幫分析一下這個電路嗎謝謝了?。?!
開關管采用PMOS管(設為T1),G極負壓時導通,三極管依次設成T2、T3。
分析原理:1、輸入3~25V(小于25V)時,由于輸出電壓小于25V ,低于T3基極支路上穩(wěn)壓管+二極管+Vbe的總電壓約25V,所以T3基極無電流流過,不 導通。因此,T2導通使T1飽和導通(導通壓降很?。敵鲭妷罕容斎腚妷荷孕?。
2、輸入大于25V時,由于輸出電壓開始大于25V ,超過T3基極支路上的最低導通電壓(25V),出現(xiàn)基極電流,T3開始導通進入放大區(qū),使T2 導通能力減小,退出飽和區(qū),進入放大區(qū),導致T1也進入放大器,DS間壓降開始增大。隨著輸入的進一步增大,上述的變化也將增強,DS 間壓降也進一步增大。即輸入增大多少,DS間壓降也增大多少,從而使輸出不再隨輸入變化,穩(wěn)定在25V。
0
回復
@yaojinc1962
開關管采用PMOS管(設為T1),G極負壓時導通,三極管依次設成T2、T3。分析原理:1、輸入3~25V(小于25V)時,由于輸出電壓小于25V ,低于T3基極支路上穩(wěn)壓管+二極管+Vbe的總電壓約25V,所以T3基極無電流流過,不 導通。因此,T2導通使T1飽和導通(導通壓降很?。敵鲭妷罕容斎腚妷荷孕?。 2、輸入大于25V時,由于輸出電壓開始大于25V ,超過T3基極支路上的最低導通電壓(25V),出現(xiàn)基極電流,T3開始導通進入放大區(qū),使T2 導通能力減小,退出飽和區(qū),進入放大區(qū),導致T1也進入放大器,DS間壓降開始增大。隨著輸入的進一步增大,上述的變化也將增強,DS 間壓降也進一步增大。即輸入增大多少,DS間壓降也增大多少,從而使輸出不再隨輸入變化,穩(wěn)定在25V。
0
回復