久久久国产精品视频袁燕,99re久久精品国产,亚洲欧美日韩国产综合v,天天躁夜夜躁狠狠久久,激情五月婷婷激情五月婷婷

  • 回復(fù)
  • 收藏
  • 點贊
  • 分享
  • 發(fā)新帖

PCB LAYOUT與防止ESD,HI-POT,雷擊LIGHTNING,EFT的方法交流

在測試高壓,ESD,雷擊,EFT過程中經(jīng)常有遇到電源控制IC,431等被損壞,當(dāng)初沒有經(jīng)驗時候,反復(fù)增加保護器件去改善這些問題.其實,通過很多方案的對比后,總結(jié)發(fā)現(xiàn):
   1. IC等半導(dǎo)體器件本身需要有這些較高值的防御能力
   2. 與我們的PCB LAYOUT有很大的關(guān)系.
       A. ESD/HI-POT: 對于半導(dǎo)體器件layout的擺放位置有一定的要求,盡可能的放置在PCB的中間部分,而且通過IC的底線盡可能的短.初級,次級之間除了滿足安規(guī)距離要求外,還要有足夠短的放電距離去處理ESD.
       B. Lightning(雷擊)/EFT: 隨著新版安規(guī)要求的提高,6KV的要求已經(jīng)被大公司所采納,除了選用能夠吸收更大能量的MOV外,PCB的layout也有很多技巧保護PCB上的其它器件.增加CMC電感是抑制EFT的基本方法.Layout上增加一些鋸齒雷放電的尖端是基本方法.
    還有什么好方法,大家交流一下!
全部回復(fù)(2)
正序查看
倒序查看
xxinglei
LV.4
2
2009-11-24 16:29
路過,頂一下....
0
回復(fù)
2011-08-13 16:41
@xxinglei
路過,頂一下....

LN之間對加用過么.為了保證距離 (尖端+兩側(cè)間斷+尖端)

0
回復(fù)
發(fā)