久久久国产精品视频袁燕,99re久久精品国产,亚洲欧美日韩国产综合v,天天躁夜夜躁狠狠久久,激情五月婷婷激情五月婷婷

全網(wǎng)首發(fā),Multisim實現(xiàn)Σ-Δ型ADC原理仿真

大家好,我是工程師看海,很高興和各位一起分享我的129原創(chuàng)文章,喜歡和支持我的工程師,一定記得給我點贊、收藏、分享喲。

加微信[chunhou0820]與作者進群溝通交流。

Σ-Δ型ADC是當今信號采集和處理系統(tǒng)設(shè)計人員的工具箱中必不可少的基本器件。

今天看海給大家簡單分享下Multisim實現(xiàn)Σ-Δ型ADC的仿真結(jié)果,下圖是Σ-Δ的基本框圖,輸入的信號input與反饋信號Vf做差后的到Vd,Vd被積分器積分得到Vi,Vi經(jīng)過比較器后變成連續(xù)的高低電平(后面接觸發(fā)器,1bit的量化器),高低電平被1bit DAC變?yōu)閂f,這個過程循環(huán)往復(fù),形成閉環(huán)的過程,這是Σ-Δ型ADC的基本工作過程。

下圖是Multisim實現(xiàn)的Σ-Δ型ADC仿真圖,U4構(gòu)成了積分器,U1是1bit DAC,U2是比較器,U3A是觸發(fā)器(1bit量化)。

先看一下Σ-Δ型ADC的輸入正弦電壓和輸出1bit量化碼流的波形。下面動圖藍色曲線是輸出1bit碼流,黑色正弦曲線是輸入的連續(xù)模擬電壓信號。

咱們截圖看下一個周期內(nèi)的波形細節(jié),當正弦波形處于正半周時,1bit碼流的高電平脈寬窄,當正弦波形處于負半周時,1bit碼流的高電平脈寬窄寬,實現(xiàn)了對輸入信號的調(diào)制,是不是和FM調(diào)制很像?

如果Σ-Δ型ADC輸入為0時,那么觸發(fā)器的輸出將維持在“1”和“0”之間震蕩,高電平碼和低電平碼相當,見下圖。更多Σ-Δ型ADC內(nèi)容推薦看下ADI文檔《Σ-Δ型ADC拓撲結(jié)構(gòu)基本原理》。

聲明:本內(nèi)容為作者獨立觀點,不代表電子星球立場。未經(jīng)允許不得轉(zhuǎn)載。授權(quán)事宜與稿件投訴,請聯(lián)系:editor@netbroad.com
覺得內(nèi)容不錯的朋友,別忘了一鍵三連哦!
贊 1
收藏 3
關(guān)注 701
成為作者 賺取收益
全部留言
0/200
  • dy-ZYRVM7bj 07-21 13:43
    有沒有附件
    回復(fù)