power的nois偏大如何解決.
power的nois偏大如何解決.我開發(fā)的1000w的power在測(cè)試時(shí)發(fā)現(xiàn)輸?shù)膎ois偏大,5v與3.3v高達(dá)100mV,請(qǐng)問高手是否有辦法解決,謝謝!
全部回復(fù)(17)
正序查看
倒序查看
@ming-power
此種NOISE偏大是否與電路架構(gòu)有關(guān),是否與測(cè)量RIPPLE與NOISE的方法和測(cè)量的位置有關(guān),我目前的測(cè)試方法是參照INTER的測(cè)試要求,在輸出的端子上加104與10uF並接對(duì)地后在接到示波器上.
輸出端的NOISE偏大是否與輸出的整流二極管有管,但是我在整流二極的二端加了RC阻尼吸收電路,在輸出的二極管的二端不會(huì)出振盪現(xiàn)象,是否與開關(guān)管的ON/OFF的上升與下降速度有關(guān),目前我設(shè)計(jì)的上升速度為40ns,下降為25ns,是否太快了造成noise偏大.
0
回復(fù)
@ming-power
此種NOISE偏大是否與電路架構(gòu)有關(guān),是否與測(cè)量RIPPLE與NOISE的方法和測(cè)量的位置有關(guān),我目前的測(cè)試方法是參照INTER的測(cè)試要求,在輸出的端子上加104與10uF並接對(duì)地后在接到示波器上.
是否接的方式不太好,y電容的位置不適當(dāng),在測(cè)試emi時(shí)發(fā)現(xiàn)在26mhz時(shí)有過高的現(xiàn)象,這是不是與noise有關(guān),因?yàn)槲叶啻蔚膶?shí)驗(yàn)與測(cè)試並沒有發(fā)現(xiàn)改善的地方,唯有是在輸出的線材上加core才有改善,但是此方法不可行,會(huì)造成生產(chǎn)上與成本上的壓力,請(qǐng)問同行們是否有我同樣的問題存在,你們是如保解決,
0
回復(fù)
@ming-power
是否接的方式不太好,y電容的位置不適當(dāng),在測(cè)試emi時(shí)發(fā)現(xiàn)在26mhz時(shí)有過高的現(xiàn)象,這是不是與noise有關(guān),因?yàn)槲叶啻蔚膶?shí)驗(yàn)與測(cè)試並沒有發(fā)現(xiàn)改善的地方,唯有是在輸出的線材上加core才有改善,但是此方法不可行,會(huì)造成生產(chǎn)上與成本上的壓力,請(qǐng)問同行們是否有我同樣的問題存在,你們是如保解決,
在測(cè)試與修改過程,發(fā)現(xiàn)在power帶的功率比較小是noise也比較小,是隨著功率的加大而增加,是否是與輸出的扼流圈有關(guān)系,輸出線材與他距離太近造成,有好改善辦法嗎,
0
回復(fù)
@rich2005
請(qǐng)問一下,你測(cè)試的NOISE的頻率是多少HZ?如果頻率是130KHZ的話,那就應(yīng)該是開關(guān)頻率造成的,如果是低頻的話,那應(yīng)該是外界的吧?
在輸出的示波器上看到的頻率是10~34Mhz的頻率,增加驅(qū)動(dòng)的電阻是無效,因?yàn)槲业纳仙龝r(shí)間設(shè)計(jì)的比較合理為40nS左右,如果把上升時(shí)間給加長(zhǎng),將損失我的效率,不可取,,並且在輸出加CORE是有效,但是輸出是多組,無法做到這一點(diǎn),我想還是從源頭解決.不知是否還有更好的方法,謝謝參與.
0
回復(fù)
@rich2005
如果是開關(guān)頻率引起的話,建議先看看是Switchripple,還是SwitchNiose,如果是前者的話,最好是在二次側(cè)解決,增大輸出電容值、減少ESR等方法,如果是后者的話,最好是在主開關(guān)元件上下功夫!以上請(qǐng)參考!
測(cè)試出來的結(jié)果是Switch Niose,是Switch在OFF時(shí)發(fā)出來的,但是我很不想去修改Switch的下降速度,這樣會(huì)增加Switch的后交越損耗,Switch Niose是因?yàn)榈氐膯栴}造成,其實(shí)我在想辦法修改一、二次側(cè)的接地方式與位置,可能會(huì)有所改善,我還在想辦法與實(shí)驗(yàn)中中.
0
回復(fù)